本发明公开了一种用于DC-DC驱动的超低静态电流的电平移位电路,该电路主要解决电平移位过程中的静态损耗问题。该电平移位电路包括第一电源VCC,开关节点电压VX,第二电源VBOOT,逻辑输入端IN,逻辑输出端OUT,4个反相器INV1、INV2、INV3和INV4,12个晶体管M1-M12;晶体管M1、M2、M9、M10和M11均为5V的低压NMOS,晶体管M7、M8和M12均为5V的低压PMOS,晶体管M3、M4均为30V的高压NMOS,晶体管M5、M6均为30V的高压PMOS;由于采用具有自关断能力的30V高压PMOS,极大的减小了电路中的静态电流,使电路具有超低静态损耗功能。本发明电路简单,节省芯片面积,适用于具有开关型DC-DC转换器驱动等结构的电源芯片。
咨询热线:020-38033421
传真号码:020-38061201
电子邮箱:jm@jiaquanip.cn
Copyright © 嘉权专利商标事务所 All Rights Reserved. 粤ICP备2023151901号